Warning: Illegal string offset 'name' in [path]/includes/functions.php on line 6439
Vai ir sākušies Lēto fpga mikreņu Cenu kari ?? -
... 4 5 6

thread: Vai ir sākušies Lēto fpga mikreņu Cenu kari ??

  1. #51
    Senior Member
    Sep 2006
    2,537

    Re: Vai ir sākušies Lēto fpga mikreņu Cenu kari ??

    es aizmirsu kādēļ es tā rakstīju ka mans izpildās 2clk bet viņējais 1clk
    bet jūs atkal domājat nepareizi jūs skatījāties cnc zonā šito bildi:

    Clk šeit ir 100Mhz un pievēršiet uzmanību kad enkodera kanāls A,vai B maina stāvokli tad saskaitat Clk tikšķus cik vaig lai mainītos 32bit dout,counter reģistrs, manam kodam tie ir 2clk, bet johanena tie ir veseli 8 CLK !!! tas ir 400% vairāk
    Es nupat pārbaudīju abus kodus un rezultāti atbilst patiesībai mans kods ir 400% ātrāks un veselus 135% effektīvāks
    [attachment=1:2s6l3o6b]encoder decoder compare.JPG[/attachment:2s6l3o6b]

    un intreses pēc es uztaisīju šorīt testu uz frekvenci 200Mhz šeit rezultāts:
    Starpība tāpat ir liela mans iet ar vairāk kā 200% ātrāk, bet 2 clk vietā jau vaig 4ckl, laikam Optimālais ātrums bīja tie 100Mhz
    [attachment=0:2s6l3o6b]encoder decoder compare_200Mhz.JPG[/attachment:2s6l3o6b]

  2. #52
    Senior Member
    Sep 2006
    2,537

    Re: Vai ir sākušies Lēto fpga mikreņu Cenu kari ??

    Šodien izlasīju par jaun Lattice ECP3 65nm fpga, un izdomāju ka jāpapēta kura tad ir viss krutākā fpga starp pēdējām iznākušam, prezentētajām fpga un kāda tad ir tā tendence, jeb uz kuru pusi tad virzās tā visa fpga padarīšana, secinājums tāds kad visa tā fpga lieta virzās uz lielāku DSP veiktspēju, izmantojot DSP blokus, pie mazākas attiecības starp 4bit Lut pret DSP bloku skaita, kruta vai ne ?

    un man galvenais kas intresēja bīj tas kuri čipi tad ir visvairāk DSP orjentēti, jeb kuriem ir vis vairāk DSP bloku pret Loģikas daudzumu, precīzāk skatījos DSP bloku 18x18 reizinātāju skaitu / pret 4input LUT ekvivalentu loģiku.
    tas tādēļ kad tagat katai firmai savi DSP un loģikas bloki, kuru parametri atkal ir dažāki un tādēļ salīdzinājums LUT/18x18 reizinātāji varētu paradīt vis precīzāk to attiecību.

    Alteras Stratix IV EP4SE110 atiecība ir 206 Lut uz 1nu 18x18 multiplier, jeb 82ALM uz 1nu 18x18.
    šitas pagaidām ir Rekords, nevai citai fpga nav tik liels reizinātāju skatis uz esošo loģikas daudzumu.
    Virtex 6 XC6VLX75T sanāca 256 Lut uz 1nu 18x18, jeb 161 6input LUT iz 1nu DSP48E1 Slices(iekšā ir 1ns 18x18+cita loģika)

    Letajā galā situācija šāda:
    ArriaIIGX tam ir 332 Le/ 18x18multiplier 350mhz (+Ghz trasciveri)
    Spartan6 455lut/18x18multiplier 250mhz
    ECP3 bīj ap 515Lut/18x18multiplier 500mhz (+Ghz trasciveri)
    ECP2 bīj stabila attiecība 500Lut/18x18multiplier 350mhz

    vispār grūti salīdzināt, itkā arriaII pēc bloku skaita sanāk ka ir viss labākā, bet ja skatās no DSP bloku veiktspējas (Mhz) pret loģikas apjomu proti arriaII 332/350=0.94 bet ECP3 515/500=1.03 nu starpība ir ļoti maza, bet tālāk seko ECP2 500/350=1.42 un viss švakāk iet Spartan6 455/250=1.82 šeit spartan6 tie bloki ir bišķi advancētāki nekā vecajai ECP2, bet ECP3 varētu pat būt advancētāks nekā arriaII,un spartan6 bloks.
    vispār grūti sarpast, kas kur ir labāks.

    Sūdīgi atkal tas kad viss lielākais DSP performance pret loģiku ir tieši tajās dārgā gala fpga, un reāli nav nevienas Lētās ar lēnāku Dsp bloku ātrumu, bet līdzīgu attiecibu kā dārgajām (200Lut/18x18multiplier).

    redzot šitos jaunos čipus skaidrs kļūst viens: Fpga pamazām evalucionē augstāku funkcionālo hardware bloku virzienā (DSP bloku), tādejādi palielinās čipu veiktspēja, samazinās energopatēriņš un tranzistoru skaits, un arī samazinās softa sarežģītība un koda compilēšanas laiks.
    es vispār domāju, ka vaidzētu kādam uztaisīt tādu Smago DSP fpga čipu, kur tā attiecība būtu 20-40Lut/advancētiem DSP bloku vienības 18x18multiplier. un cena mazumā 1gab. sākot no 10$ (digikeyā, mouserā), nevis kā tagat 40 un vairāk par tiem DSP advancētiem čipiem $
    jo šitos pēdējos dsp blokus var savienot laižot rezultātu nākošā blokā + vēl visādas sarežģitas manipulācijas, bez papildus loģikas, tākā tai loģikai principā paliek kontroll signālu manipulācijas funkcija, kautkādas state Machine, loopi, datu MUXi un tādā garā, proti loģika tad nepiedalītos matemātiskajā aprēķināšanā, bet informācijas plūsmas kontrollē.

    man jau patīk tās DSP orjentētās fpga

  1. : 7
    : 13-08-2009, 22:04
  2. : 8
    : 22-07-2009, 09:52
  3. : 0
    : 01-05-2008, 12:55
  4. : 21
    : 13-10-2006, 18:49
  5. : 92
    : 10-10-2006, 16:59